Изберете вашата страна или регион.

Close
Впиши се Регистрирам Електронна поща:Info@infinity-electronic.com
0 Item(s)

Power Stamp Alliance съкращава необходимостта от централен процесор за наблюдение на захранването и добавя референтен дизайн

PowerStapAlliance-Controller-Stamp-envelope

Алиансът (Artesyn Embedded Technologies, Bel Power Solutions, Flex и STMicroelectronics) създаде съвместна спецификация за няколко типа конверторни модули 48Vdc-dc - наречени "печати на мощност" (спецификации тук) и основно насочени към ИТ оборудване и големи инсталации за обработка на данни с разпределение на захранване на ниво 48V, например за локално захранване на FPGA и ASIC.

Power-Stamp-Alliance-controllerНовият модул,контролен печат‘Ще се използва със„ сателитни печати за мощност “, определени по-рано. Той е предназначен да предостави всички потребителски интерфейси, изисквания за контрол и захранващо напрежение на до шест спътника, "което позволява преобразуването на енергия да бъде осъществено без никакви изисквания, наложени на хост приложението", заяви организацията. „Той е идеален за сървъри, системи за съхранение и компютърни системи, където пространството близо до процесора е ограничено. Приемащата система ще трябва само да предостави 48V изходната релса за контролера и сателитните печати, премахвайки необходимостта от първични и вторични напрежения.

PowerStapAlliance-Ice-Lake-VR13-boardВ същото време, Алиансът обяви референтен дизайн за процесори на базата на следващото поколение от 10 nm процесорна микроархитектура на Intel - кодово име Ice Lake.


Други референтни платки са налични за процесора VR13 (Skylake) на Intel, както и за ASIC и FPGA.

Има и графичен потребителски интерфейс (GUI), който разработчиците могат да използват с продукти от която и да е държава-членка, както и нова референтна платка за дизайн за високотокови ASIC и / или FPGA чипсети.

Членовете на Алианса на Power Stamp се съгласяват със стандартния отпечатък на продукта и функциите, осигурявани от него, докато се конкурират независимо чрез диференциация в топологията, схемите и производителността.